

## **ParityOS Universal**

ParityOS Universal

| Programm / Ausschreibung | IWI 24/26, IWI 24/26, Basisprogramm Ausschreibung<br>2025 | Status          | laufend    |
|--------------------------|-----------------------------------------------------------|-----------------|------------|
| Projektstart             | 01.11.2024                                                | Projektende     | 31.10.2025 |
| Zeitraum                 | 2024 - 2025                                               | Projektlaufzeit | 12 Monate  |
| Keywords                 |                                                           |                 |            |

## **Projektbeschreibung**

Die ParityQC Architektur mit dem zugehörigen Betriebssystem ParityOS ist dafür bekannt, schwierige Optimierungsprobleme so auf Quantenchips abzubilden, dass nur lokale Wechselwirkungen zwischen Qubits notwendig sind und so eine effiziente Lösung ermöglicht wird. Im Vorgängerprojekt "ParityOS" wurde die notwendige Software dafür entwickelt und für Anwender bereitgestellt.

Forschungsergebnisse der letzten Jahre legen nun nahe, dass die ParityQC Architektur nicht nur für Optimierungsprobleme Vorteile bringt, sondern auch die Ausführung bestimmter universeller Quantenalgorithmen durch die Parallelisierung von Gattersequenzen signifikant beschleunigen kann. Prominente Beispiele dafür sind die Quantenfouriertransformation (QFT), die einen wichtigen Baustein von Shor's Faktorisierungsalgorithmus darstellt, oder der Quantum Approximate Optimization Algorithm (QAOA), der für Optimierungsprobleme verwendet wird.

Der Preis, der für diese Reduktion der Ausführungszeit bezahlt wird, ist eine höhere Anzahl an verwendeten Qubits, da Information redundant enkodiert wird. Dieser Überschuss an Qubits kann jedoch genutzt werden, um auftretende Fehler während der Ausführung von Algorithmen teilweise zu detektieren und zu korrigieren. Daher weist die ParityQC Architektur eine teilweise Fehlertoleranz auf, die es erheblich vereinfacht, mit entsprechender Hardware vollständig fehlerresistente Quantenoperationen zu implementieren. In einem weiteren Schritt können die Quantenalgorithmen mit einem kürzlich entwickelten Protokoll auf der Basis von Messungen in der ParityQC Architektur ausgeführt werden, was die Effizienz je nach verwendeter Hardwareplattform noch weiter steigern kann.

Ziel dieses Projekts ist es, nun auch die oben genannten Vorteile für universelle Quantenalgorithmen für Anwender zugänglich zu machen. Dafür wird eine Software entwickelt, die eine Übersetzung von Quantenalgorithmen auf die ParityQC Architektur ermöglicht, und die resultierenden Gattersequenzen auf einen Quantenchip abbildet. Zudem werden verschiedene Hardwareplattformen analysiert und die Software dafür optimiert. Die Software wird in das bestehende Betriebssystem ParityOS integriert, um die Arbeitsabläufe für Anwender sowie die Wartung möglichst einfach zu gestalten.

## **Projektpartner**

• Parity Quantum Computing GmbH